При интерпретации команды содержимое указанного в команде регистра вначале уменьшается на 2, после чего уменьшенное содержимое регистра интерпретируется процессором как адрес ячейки памяти, в которой находится адрес операнда
Содержимое указанного в команде регистра интерпретируется процессором как адрес ячейки памяти, в которой находится операнд, и после выборки операнда содержимое регистра увеличивается на 1 или 2 таким образом, чтобы указывать на адрес следующей по порядку ячейки памяти
Во втором слове команды, т.е. в следующей за кодом команды ячейке памяти, указывается адрес операнда
Во втором слове команды указывается относительный адрес операнда, т.е. величина смещения адреса операнда относительно адреса самой команды (текущего содержимого регистра-счетчика команд процессора)
Операнд указывается непосредственно в команде, после кода операции. Процессор получает в этом случае адрес операнда непосредственно из своего регистра-счетчика команд
Содержимое указанного в команде регистра интерпретируется процессором как адрес ячейки памяти, в которой находится операнд
Содержимое указанного в команде регистра интерпретируется процессором как операнд
Содержимое указанного в команде регистра интерпретируется процессором как адрес ячейки памяти, в которой находится адрес операнда, и после выборки операнда содержимое регистра (адрес адреса) увеличивается таким образом, чтобы указывать на адрес следующей по порядку ячейки
В дополнительном слове команды указывается так называемое смещение (индексное слово). Исполнительный адрес операнда определяется как сумма содержимого указанного в команде регистра и смещения (индексного слова)
При интерпретации команды содержимое указанного в команде регистра вначале уменьшается на 1 или 2, после чего уменьшенное содержимое регистра интерпретируется процессором как адрес ячейки памяти, в которой находится операнд
Косвенно-регистровый метод адресации
При интерпретации команды содержимое указанного в команде регистра вначале уменьшается на 1 или 2, после чего уменьшенное содержимое регистра интерпретируется процессором как адрес ячейки памяти, в которой находится операнд
Содержимое указанного в команде регистра интерпретируется процессором как адрес ячейки памяти, в которой находится адрес операнда, и после выборки операнда содержимое регистра (адрес адреса) увеличивается таким образом, чтобы указывать на адрес следующей по порядку ячейки
Операнд указывается непосредственно в команде, после кода операции. Процессор получает в этом случае адрес операнда непосредственно из своего регистра-счетчика команд
Во втором слове команды указывается относительный адрес операнда, т.е. величина смещения адреса операнда относительно адреса самой команды (текущего содержимого регистра-счетчика команд процессора)
При интерпретации команды содержимое указанного в команде регистра вначале уменьшается на 2, после чего уменьшенное содержимое регистра интерпретируется процессором как адрес ячейки памяти, в которой находится адрес операнда
Содержимое указанного в команде регистра интерпретируется процессором как адрес ячейки памяти, в которой находится операнд, но после выборки операнда содержимое регистра увеличивается на 1 или 2, таким образом, чтобы указывать на адрес следующей по порядку ячейки памяти
Содержимое указанного в команде регистра интерпретируется процессором как операнд
В дополнительном слове команды указывается так называемое смещение (индексное слово). Исполнительный адрес операнда определяется как сумма содержимого указанного в команде регистра и смещения (индексного слова)
Содержимое указанного в команде регистра интерпретируется процессором как адрес операнда
Во втором слове команды, т.е. в следующей за кодом команды ячейке памяти, указывается адрес операнда
Какой метод адресации следует использовать в перемещаемой программе для адресации данных, расположенных в теле программы?
абсолютный метод адресации
регистровый метод адресации
непосредственный метод адресации
косвенно-индексный метод адресации
косвенно-автоинкрементный метод адресации
относительный метод адресации
автодекрементный метод адресации
косвенно-автодекрементный метод адресации
косвенно-регистровый метод адресации
Для запоминающего устройства, организованного в виде стека, имеет место следующее
Для доступа к данным не надо указывать адрес ячейки памяти
Для доступа к данным надо указать адрес ячейки памяти
В каждый момент времени для чтения доступна только ячейка памяти, являющаяся вершиной стека
В каждый момент времени для чтения доступно любая ячейка независимо от ее расположения
Адрес возврата из подпрограммы запоминается
в стеке
Для возврата из подпрограммы
нельзя использовать команду условного перехода
При выполнении команды возврат из подпрограммы
число из вершины стека помещается в регистр команд
задаваемый в команде адрес входа в подпрограмму помещается в регистр-счетчик команд
адрес возврата выталкивается из вершины стека и помещается в регистр состояния процессора
адрес возврата выталкивается из вершины стека и помещается в регистр адреса памяти
содержимое регистра-счетчика команд процессора пересылается в стек
адрес возврата выталкивается из вершины стека и помещается в регистр команд
содержимое регистра-счетчика команд процессора пересылается в один из регистров общего назначения
содержимое регистра-счетчика команд процессора пересылается в специально отведенную ячейку памяти
адрес возврата выталкивается из вершины стека и помещается в регистр-счетчик команд
Для компьютера с CISC-архитектурой является характерным
Большое число сложных форматов команд
Для компьютера с RISC-архитектурой является характерным
Уменьшенное число регистров общего назначения
Уменьшенное число специализированных регистров
Увеличенное число регистров общего назначения
Увеличенное число специализированных регистров
Каким образом в программным путем можно определить готовность внешнего устройства к обмену информацией?
Проверяется состояние соответствующего разряда в регистре команд процессора
Проверяется состояние соответствующего разряда в регистре данных внешнего устройства
Проверяется состояние соответствующего разряда в регистре состояния процессора
Проверяется состояние соответствующего разряда в регистре состояния внешнего устройства
Посылается специальный запрос к интерфейсу внешнего устройства
Для программно-управляемого ввода/вывода по опросу флага готовности характерны:
Высокая эффективность использования процессора
Сложность аппаратной реализации
Низкая эффективность использования процессора
Сложность программирования
Простота программирования
Простота аппаратной реализации
Ввод-вывод данных в режиме прерывания осуществляется:
по инициативе выполняемой процессором программы
по запросу пользователя
под управлением выполняемой процессором программы
под управлением контроллера внешнего устройства
под управлением внешнего устройства
под управлением интерфейса внешнего устройства
по инициативе внешнего устройства
Каким образом процессор узнает адрес, по которому в памяти ЭВМ находится программа обслуживания внешнего устройства, затребовавшего прерывание?
Считывает этот адрес из стека
Считывает этот адрес из регистра данных внешнего устройства
Считывает этот адрес из второй ячейки вектора прерывания внешнего устройства
Этот адрес передает ему внешнее устройство
Считывает этот адрес из своего регистра счетчика команд
Считывает этот адрес из первой ячейки вектора прерывания внешнего устройства
Считывает этот адрес из регистра состояния внешнего устройства
Что происходит при выполнении команды возврат из прерывания?
Адрес возврата в прерванную программу считывается из регистра данных внешнего устройства и помещается в регистр-счетчик команд процессора
Считывается адрес возврата в прерванную программу из первой ячейки вектора прерывания внешнего устройства
Выталкивается из стека и записывается в регистр состояния процессора прежнее слово состояния процессора
Адрес возврата и слово состояния процессора считываются из первой и второй ячеек вектора прерывания внешнего устройства и заносятся в регистр-счетчик команд и регистр состояния процессора
Адрес возврата в прерванную программу из вершины стека пересылается в регистр-счетчик команд процессора
После выполнения каких действий процессор посылает внешнему устройству сигнал предоставления прямого доступа к памяти?
После завершения процессором очередного цикла обращения к каналу (к оперативной памяти)
Какой режим ввода вывода целесообразно использовать для обмена данными с видеомонитором?
Режим прямого доступа к памяти
Какой режим ввода вывода целесообразно использовать для обмена данными со сканером?
Режим прямого доступа к памяти
Кэш-память
может адресоваться обычным образом из программы
недоступна для адресации из программы
имеет емкость большую, чем основная оперативная память, но меньшее быстродействие
используется для ускорения работы компьютера
используется для повышения надежности работы компьютера
имеет меньшую емкость, чем основная оперативная память
используется для снижения энергопотребления компьютера
Укажите правильные названия указанных на рисунке элементов
А) АЛУ
Б) физический адрес
В) смещение
Г) виртуальный адрес
Д) регистр адреса памяти
Е) регистр данных памяти
Ж) ОЗУ
З) центральный процессор
Могут ли 16-разрядные процессоры работать с памятью объемом 2 Мегабайта?
Могут некоторые 16-разрядные процессоры
Физической памятью называют
множество имеющихся в ОЗУ компьютера ячеек оперативной памяти
К какому объему памяти можно адресоваться с помощью 32-разрядного адреса?
1 Гигабайт
1 073 741 824 Байта
64 Килобайта
4 Гигабайта
65 536 Байт
1 Мегабайт
1 048 576 Байт
128 Килобайт
2 Мегабайт
Распараллеливание алгоритма выполнения задачи это
совмещение во времени выполнения операций, составляющих последовательный во времени алгоритм обработки, над разными экземплярами последовательно поступающих входных данных
последовательное выполнение набором операционных устройств последовательности микроопераций, составляющих машинную команду
одновременное выполнение набором операционных устройств операций, составляющих задачу, над множеством одновременно поступающих входных данных
одновременное выполнение набором операционных устройств последовательности микроопераций, составляющих машинную команду
Рисунок иллюстрирует вычислительную архитектуру типа - _____ поток команд, множественный поток данных
множественный
Команда условного перехода используется для
перехода на программу обработки прерывания
изменения содержимого регистра-счетчика команд
возврата из подпрограммы
для перехода на команду с указанным адресом
вызова подпрограммы
возврата из прерывания
изменения содержимого регистра-счетчика команд в случае выполнения заданного условия
Для многопроцессорных кластерных систем является характерным
Должны использоваться компьютеры специальной сборки и комплектации
Простая масштабируемость. Возможность включения в комплекс любого числа компьютеров
Отказ одного узла приводит потере работоспособности всего комплекса
Могут использоваться компьютеры массового производства
Каждый процессор работает со своим ОЗУ
Снижение соотношения цена/производительность
Управление всем комплексом общей операционной системой
Сложная масштабируемость
Наличие общей памяти, к которой имеют доступ все процессоры
Возможность наращивания мощности комплекса в процессе эксплуатации
При размещении команд и данных в общей памяти …
Упрощается обращение к данным
Увеличивается скорость выборки команд и данных
Эффективнее используется имеющийся объем оперативной памяти
Легче различать команды и данные
Уменьшается количество линий связи процессора с памятью
Упрощается кодирование команд
Укажите название блока A запоминающего устройства
Входная шина данных
Содержимое, какого (каких) регистра (регистров) всегда интерпретируется процессором как адрес ячейки памяти, в которой размещена следующая команда выполняемой программы?
Регистра-счетчика команд
Регистра данных памяти
Регистра общего назначения
Регистра адреса памяти
Регистра состояния процессора
Регистра-указателя стека
Регистра команд
Укажите, какой (каким) из перечисленных характеристик фон-неймановской ЭВМ соответствует приведенное определение - <Количество разрядов в операндах, над которыми процессор может совершать операции>
Определяет объем физической памяти
Быстродействие процессора
Количество подключаемых внешних устройств
Система команд процессора
Разрядность процессора
Максимальный размер физической памяти
Точность выполняемых процессором вычислений
В момент времени t1 схема находится в следующем состоянии: D=1, C=0, Q=1. В каком состоянии будет выход Q=? в момент t2, после того как вход C перейдет в состояние <1>?
Правильного ответа нет
Указать состояние сигналов б, в, г, е, з, S и Cвых при X=0, Y=1 и Cвх=0
б: 0
в: 1
г: 1
е: 1
з: 0
S: 1
Cвых: 0
Рисунок иллюстрирует вычислительную архитектуру типа - _____ поток команд, множественный поток данных
одинарный
Ввод-вывод данных в режиме прямого доступа к памяти осуществляется:
под управлением контроллера внешнего устройства
по запросу пользователя
под управлением процессора
по инициативе выполняемой процессором программы
под управлением выполняемой процессором программы
по инициативе внешнего устройства
под управлением внешнего устройства
В процессоре фон-неймановской ЭВМ для формирования адреса следующей команды служит
вектор прерывания
регистр-счетчик команд
регистр-указатель стека
регистр состояния внешнего устройства
регистр команд
регистр состояния процессора
порт внешнего устройства
Рисунок иллюстрирует принцип повышения производительности путем